3)载波检测

当IRXAC上的电压小于ICDREF时,图4中的比较器CDCMP输出逻辑电平。这个输出被引入一个载波检测模块,当INRTS为高且有4个连续脉冲到达时,OCD置高,下一个有效脉冲必须在2.5ms内被接收才能使OCD保持高电平。

4)时钟模块

HART调制解调器SYM20C15应用设计

芯片正常工作需要460.8kHz的时钟信号,可在引脚OXTL和IXTL间连接1个晶体或隐瓷谐振器,或在引脚OXTL上连接外部时钟,同时将引脚IXTL接地。

SYM20C15应用电路

图5为使用SYM20C15设计的一个HART协议从设备的典型应用电路。SYM20C15的UART接口可以很谁地与微处理器进行连接。

HART调制解调器SYM20C15应用设计


相关内容